輸入通道數(shù):4ch。
輸入電壓:DC?10~10V。
輸入電流:DC0~20mA。
輸入微小電壓:?100~100mV。
輸入熱電偶:K、J、T、E、N、R、S、B、U、L、PLⅡ、W5Re/W26ReL26CPU-BT用戶(hù)手冊(cè)。
輸入測(cè)溫電阻:Pt1000、Pt100、JPt100、Pt50。
轉(zhuǎn)換速度:50ms/ch
L26CPU-BT
分辨率(電壓/電流/微小電壓):1/20000
分辨率(熱電偶):B、R、S、N、PL Ⅱ、W5Re/W26Re:0.3℃、K、E、J、T、U、L:0.1℃。
測(cè)溫電阻:Pt100、JPt100:0.03℃/0.1℃、Pt1000、Pt50:0.1℃L26CPU-BT用戶(hù)手冊(cè)。
減少編程工時(shí)[縮放功能 ]。
無(wú)需程序即可將數(shù)字量輸出值輕松轉(zhuǎn)換(縮放)為任意數(shù)值的功能。
無(wú)需使用梯形圖轉(zhuǎn)換程序,可減少編程工時(shí)。
縮放設(shè)定示例(L60AD4-CM時(shí))。
將輸入量程4mA~20mA的數(shù)字量輸出值(0~20000)縮放為正負(fù)20000的值時(shí)L26CPU-BT用戶(hù)手冊(cè)。
[ 數(shù)字濾波器功能 ]
只需簡(jiǎn)單設(shè)定參數(shù),即可消除多余頻率成分的功能。
可從低通濾波器、高通濾波器、中通濾波器中選擇。
無(wú)需梯形圖內(nèi)的濾波器處理,可減少編程工時(shí)。
此外,在轉(zhuǎn)換完成的同時(shí)可獲得經(jīng)濾波器處理的A/D轉(zhuǎn)換值,
因此可縮短從轉(zhuǎn)換到進(jìn)行濾波器處理的總處理時(shí)間三菱L26CPU-BT手冊(cè)。輸入輸出(DC/差動(dòng))。
輸入點(diǎn)數(shù):12點(diǎn)(DC5V/DC24V/差動(dòng)通用)。
脈沖輸入速度:最高8M pulse/s(2MHz)。
輸出點(diǎn)數(shù):8點(diǎn)(DC5V~DC24V)6點(diǎn)(差動(dòng))。
脈沖輸出速度:最高8M pulse/s(2MHz)。
高速且穩(wěn)定的輸入輸出響應(yīng)
可實(shí)現(xiàn)不受CPU模塊的運(yùn)算處理和總線(xiàn)性能影響的高速響應(yīng),
通過(guò)硬件處理實(shí)現(xiàn)穩(wěn)定的輸入輸出響應(yīng)三菱L26CPU-BT手冊(cè)。
LD40PD01內(nèi)配備了外部輸入輸出接口及FPGA,
因此可實(shí)現(xiàn)不受CPU模塊掃描時(shí)間和總線(xiàn)性能影響的高速控制(實(shí)現(xiàn)μs指令的輸入輸出響應(yīng)時(shí)間)三菱L26CPU-BT手冊(cè)。
可實(shí)現(xiàn)穩(wěn)定輸入輸出響應(yīng)(處理時(shí)間的偏差為ns級(jí))。
通過(guò)直觀的專(zhuān)用工具進(jìn)行FPGA設(shè)定。
在FPGA設(shè)計(jì)過(guò)程中可省去以往必須的設(shè)計(jì)處理( HDL記述、邏輯合成和時(shí)間驗(yàn)證),
減少作業(yè)工時(shí)。收到產(chǎn)品后可立即使用專(zhuān)用工具進(jìn)行動(dòng)作驗(yàn)證,可大幅縮短設(shè)計(jì)工時(shí)。DC5V內(nèi)部消耗電流:0.08A。
重量量:0.12kgL26CPU-BT功能解說(shuō)程序基礎(chǔ)篇。
1.現(xiàn)場(chǎng)輸入接口模塊由光耦合模塊和微機(jī)的輸入接口模塊,,
作用是可編程邏輯控制器與現(xiàn)場(chǎng)控制的接口界面的輸入通道L26CPU-BT用戶(hù)手冊(cè)。
2.現(xiàn)場(chǎng)輸出接口模塊由輸出數(shù)據(jù)寄存器、選通模塊和中斷請(qǐng)求模塊集成,
作用可編程邏輯控制器通過(guò)現(xiàn)場(chǎng)輸出接口模塊向現(xiàn)場(chǎng)的執(zhí)行部件輸出相應(yīng)的控制信號(hào)。