RS-232 1ch。
RS-422/485 1ch。
Basic語(yǔ)言編程模塊。
將在運(yùn)動(dòng)CPU上使用的第1軸伺服放大器的到位信號(hào)作為觸發(fā)器,
從可編程控制器CPU向第2軸伺服放大器執(zhí)行軸啟動(dòng),
到伺服放大器輸出速度指令為止的時(shí)間Q06UDVCPU基本面。
這一時(shí)間為CPU間數(shù)據(jù)傳輸速度的指標(biāo)。
超高速處理,生產(chǎn)時(shí)間縮短,更好的性能
Q06UDVCPU
隨著應(yīng)用程序變得更大更復(fù)雜,縮短系統(tǒng)運(yùn)行周期時(shí)間是非常必要的。
通過(guò)超高的基本運(yùn)算處理速度1.9ns,可縮短運(yùn)行周期。
除了可以實(shí)現(xiàn)以往與單片機(jī)控制相聯(lián)系的高速控制以外,
還可通過(guò)減少總掃描時(shí)間,提高系統(tǒng)性能,
防止任何可能出現(xiàn)的性能偏差。
FL-net(OPCN-2)Ver.2.00接口Q06UDVCPU基本面。
10BASE5用。
與應(yīng)用目的和用途相匹配的最佳網(wǎng)絡(luò),
實(shí)現(xiàn)各分層系統(tǒng)間的無(wú)縫通信。
通過(guò)網(wǎng)絡(luò)化加強(qiáng)信息通信能力。
這同樣是自動(dòng)化領(lǐng)域面臨的大課題。
Q系列提供的網(wǎng)絡(luò)環(huán)境
是真正意義上的開(kāi)放&無(wú)縫。
包括基于通用以太網(wǎng),
實(shí)現(xiàn)輕松管理環(huán)境的“ CC-Link IE Control”控制器網(wǎng)絡(luò),
以及在其管理下實(shí)現(xiàn)了高速、大容量傳輸?shù)摹?CC-Link IE Field”現(xiàn)場(chǎng)網(wǎng)絡(luò)。
還包括日本首創(chuàng)、達(dá)到世界標(biāo)準(zhǔn),
并獲得了SEMI認(rèn)證的現(xiàn)場(chǎng)網(wǎng)絡(luò)“ CC-Link”,
和繼承了其設(shè)計(jì)理念的省配線網(wǎng)絡(luò)“ CC-Link/LT”。
而且支持傳感器網(wǎng)絡(luò)“ AnyWire”,
以充實(shí)的陣容靈活地整由以太網(wǎng),將與順序掃描同步的高精度數(shù)據(jù)傳輸?shù)絇C上的用戶程序Q06UDVCPU基本面。
實(shí)現(xiàn)了以往通信方式無(wú)法實(shí)現(xiàn)的詳細(xì)控制數(shù)據(jù)傳輸,
利用用戶應(yīng)用程序進(jìn)行實(shí)時(shí)數(shù)據(jù)分析,
為提高生產(chǎn)效率和設(shè)備價(jià)值提供支持。
通過(guò)以太網(wǎng)輕松連接編程工具。
編程工具(GX Works2、GX Developer)和CPU直接連接( 1對(duì)1)時(shí),
無(wú)需進(jìn)行IP地址設(shè)置。而且無(wú)需選擇電纜,直通線和交叉線均可使用。
因此,這種連接方法和使用USB一樣,可輕松與CPU進(jìn)行通信,
即使是不熟悉網(wǎng)絡(luò)設(shè)置的操作人員也能輕松建立連接。輸入點(diǎn)數(shù):8點(diǎn)(雙重化輸入時(shí)),16點(diǎn)(單一輸入時(shí))。
隔離方式:光電耦合。
額定輸入電壓:DC24V。
輸出點(diǎn)數(shù):4點(diǎn)(選擇源型+漏型時(shí)),2點(diǎn)(選擇源型+源型時(shí))。
隔離方式:光電耦合。
額定輸入電壓:DC24V。
安全PLC(安全可編程系統(tǒng))指的是在自身或外圍元器件或執(zhí)行機(jī)構(gòu)出現(xiàn)故障時(shí),
依然能正確響應(yīng)并及時(shí)切斷輸出的可編程系統(tǒng)。
與普通PLC不同,安全PLC不僅可提供普通PLC的功能,
更可實(shí)現(xiàn)安全控制功能,
符合EN ISO 13849-1以及IEC 61508等控制系統(tǒng)安全相關(guān)部件標(biāo)準(zhǔn)的要求。
市場(chǎng)主流的安全PLC有皮爾磁(Pilz)的PSS 3000,PSS 4000等,
其中PSS 4000除了可以處理安全程序外還可以處理標(biāo)準(zhǔn)控制程序Q06UDVCPU結(jié)構(gòu)化編程手冊(cè)。Q06UDVCPU結(jié)構(gòu)化編程手冊(cè)。
安全PLC中所有元器件采用的是冗余多樣性結(jié)構(gòu),
兩個(gè)處理器處理時(shí)進(jìn)行交叉檢測(cè),
每個(gè)處理器的處理結(jié)果儲(chǔ)存在各自內(nèi)存中,
只有處理結(jié)果完全一致時(shí)才會(huì)進(jìn)行輸出,
如果處理期間出現(xiàn)任何不一致,系統(tǒng)立即停機(jī)。